设计一组合逻辑电路,其输入端为A,B,C,输出端为D,要求其功能:A=1时D=B;A=0时D=C。要求:

设计一组合逻辑电路,其输入端为A,B,C,输出端为D,要求其功能:A=1时D=B;A=0时D=C。要求:,第1张

(1)

A B C Y

0 0 0 0

0 0 1 1

0 1 0 0

0 1 1 1

1 0 0 0

1 0 1 0

1 1 0 1

1 1 1 1

(2)Y=ABC+ABC'+A'BC+A'B'C=AB+A'C。

(3)Y=((AB)'(A'C)')' 用四个与非门即可。

继电器逻辑

A就是继电器线圈,Y是动点,B是动合接点,C是静合接点。

A=1就是线圈加电,Y接B

A=0就是线圈断电,Y接C。

扩展资料:

逻辑电路是执行基本逻辑操作的电路,它们在电子数字计算机中被大量运用。这些基本的逻辑操作是“与”、“或”、“非”以及由它们组成的复合动作。逻辑电路按其工作性质可分为组合电路和时序电路两大类。

任何时刻输出信号的逻辑状态仅取决于该时刻输入信号的逻辑状态,而与输入信号和输出信号过去状态无关的逻辑电路。由于组合逻辑电路的输出逻辑状态与电路的历史情况无关,所以它的电路中不包含记忆性电路或器件。门电路是组合逻辑电路的基本单元。当前组合逻辑电路都已制成标准化、系列化的中、大规模集成电路可供选用。

参考资料来源:百度百科-逻辑电路

一、特点不同

组合逻辑电路在逻辑功能上的特点是任意时刻的输出仅仅取决于该时刻的输入。

时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号。

二、输出不同

组合电路根据给定的逻辑电路图,写出各输出端的逻辑表达式;

时序逻辑电路驱动方程:按组合逻辑电路的分析方法,写出触发器输入的逻辑关系;

三、状态不同

组合逻辑电路是指在某一时刻的输出状态仅仅取决于在该时刻的输入状态,而与电路过去的状态无关。

时序逻辑电路在逻辑功能上的特点是任意时刻的输出不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

扩展资料:

时序逻辑电路较常采用±5V、±15V、±12V电源。当电源对地短路或电源稳定性差都可能导致系统故障,表现为系统无反应、系统程序紊乱等。一般来说,电源对地短路是因为电容(去耦电容)短路产生的,找到故障电容最好的办法是采用电流跟踪仪跟踪短路电流,没有电流跟踪仪的就只好将电路分单元查找替换。

参考资料来源:百度百科-时序逻辑电路

组合逻辑电路与时序逻辑电路的区别体现在输入输出关系、有无存储(记忆)单元、结构特点上。

1、输入输出关系

组合逻辑电路是任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。时序逻辑电路是不仅仅取决于当前的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。

2、有无存储(记忆)单元

组合逻辑电路没有存储记忆,时序逻辑电路却包含了存储记忆。

3、结构特点

组合逻辑电路只是包含了电路,但是时序逻辑电路包含了组合逻辑电路+存储电路,输出状态必须反馈到组合电路的输入端,与输入信号共同决定组合逻辑的输出。

扩展资料:

常用组合逻辑电路——算术运算电路

1、半加器

两个数A、B相加,只求本位之和,暂不管低位送来的进位数,称之为“半加”。

完成半加功能的逻辑电路叫半加器。实际作二进制加法时,两个加数一般都不会是一位,因而不考虑低位进位的半加器是不能解决问题的。

2、全加器

两数相加,不仅考虑本位之和,而且也考虑低位来的进位数,称为“全加”。实现这一功能的逻辑电路叫全加器。

3、四位串行加法器

如T692。优点:电路简单、连接方便。缺点:运算速度不高。最高位的计算,必须等到所有低位依此运算结束,送来进位信号之后才能进行。为了提高运算速度,可以采用超前进位方式。

4、超前进位加法器

所谓超前进位,就是在作加法运算时,各位数的进位信号由输入的二进制数直接产生。

以上就是关于设计一组合逻辑电路,其输入端为A,B,C,输出端为D,要求其功能:A=1时D=B;A=0时D=C。要求:全部的内容,包括:设计一组合逻辑电路,其输入端为A,B,C,输出端为D,要求其功能:A=1时D=B;A=0时D=C。要求:、组合逻辑电路和时序电路的区别是什么、如何区分组合逻辑电路与时序逻辑电路等相关内容解答,如果想了解更多相关内容,可以关注我们,你们的支持是我们更新的动力!

欢迎分享,转载请注明来源:聚客百科

原文地址: http://juke.outofmemory.cn/life/3778257.html

()
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-03
下一篇 2023-05-03

发表评论

登录后才能评论

评论列表(0条)

保存