3. 三态门的三种状态是指:、和 。

3. 三态门的三种状态是指:、和 。,第1张

三种状态:高电平,低电平,高阻态(就是高阻抗(电阻很大,相当于开路))。

三态指其输出既可以是一般二值逻辑电路,即正常的高电平(逻辑1)或低电平(逻辑0),又可以保持特有的高阻抗状态。高阻态相当于隔断状态(电阻很大,相当于开路)。

扩展资料:

举例:

内存里面的一个存储单元,读写控制线处于低电位时,存储单元被打开,可以向里面写入;当处于高电位时,可以读出,但是不读不写,就要用高电阻态,此时的节点处于悬空(不被拉到VDD或者GND)的状态,没有电路驱动他。

高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。高阻态的重要作用就是I/O(输入/输出)口在输入时读入外部电平用。

参考资料:

百度百科---三态门

1、高阻态相当于断路。

2、很多数字器件的IO口同时具备输入和输出功能,只要改变IO口设置就可切换,而不需要动硬件电路。不一定一定就是输出口。这个在单片机领域非常多见。比如IO口输出后接一个下拉电阻到地,电阻顶端的电压到底是0V还是5V,还得看后面的电路。如果有像CD4051等电子开关接入,信号类型会更多,可以是单个电平,也可以是一串数字信号。

三态门(英语:Three-state gate)是一种重要的总线接口电路。切换输出。

三态指其输出既可以是一般二值逻辑电路的正常的高电平(逻辑1)或低电平(逻辑0),又可以保持特有的高阻抗状态(Hi-Z)。处于高阻抗状态时,输出电阻很大,相当于开路,没有任何逻辑控制功能。高阻态的意义在于实际电路中不可能断开电路。三态电路的输出逻辑状态的控制,是通过一个输入引脚实现的。

三态门都有一个EO控制使能端,来控制门电路的通断。可以具备这三种状态的器件就叫做三态器件。当EO有效时,三态电路呈现正常的“0”或“1”的输出;当EO无效时,三态电路给出高阻态输出。

三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。

高阻态:悬空就可以理解为高阻,就是从端口看进去,对GND或者VCC的电阻都很大,外面任何弱驱动都能改变该点的电位。

上拉电阻:上拉到高电平,使这个引脚上的电压超过一个值

下拉电阻:下拉到低电平,使这个引脚上的电压低于一个值

不清楚为什么要加上拉和下拉电阻?

应该是为了稳定端口的电压,避免信号干扰。

数字电路里面分为三态,高,低和高阻,高和低你应该都知道吧?高阻的存在价值简单的说就是你不需要操控这个期间的时候,高阻的输出对别的器件是不会有影响的,如果你一个单片机IO需要连接两个甚至多个输入,如果输入不支持高阻态,那么无论是高还是低都会对另外的输入端造成影响,使得数据传输中出现问题。高阻就是阻抗很高,你不连接,接着空气不就是阻抗很高?某个口高阻态了,你就可以认为等同于连接线和它断掉了。

低阻状态不是说电压无限接近0,而是引脚在电路电路内部连接到0V电平或者高电平。实际上低阻态这个词很少有说,一般只说低电平或者高电平。。。

高阻态用示波器是测量不出来的,因为电路上的一条走线最少连接两个端点,即两个芯片引脚,一个输入,一个输出,输出是高阻的话,电平一般取决于输入,有些芯片的输入引脚实际上是有默认电平的,这个时候示波器看到的是默认电平;有些芯片没有,那就真是一个完全浮动的状态,你用示波器测量的结果实际上也会受到示波器的影响,示波器的接地探头和测量探头之间存在一个电阻,这个电阻一般会将高阻态下拉到接地探头的电平,因此你测量到的一般是0V。

假如你用示波器测量到低电平和标准高电平之间的值,则可以认为该引脚是上面的第一种情况,即输出引脚高阻,输入引脚内置默认电平。

另外,也可以把输出引脚翘起来,或者割线不连接输入引脚,在上电状态下测量一下该引脚的对地电阻,电阻10K以上则可以认为是高阻。。

以上就是关于3. 三态门的三种状态是指:、 和 。全部的内容,包括:3. 三态门的三种状态是指:、 和 。、如何识别高阻态 (其电平随后面的东西来定是什么意思)、“三态门”是什么有什么作用等相关内容解答,如果想了解更多相关内容,可以关注我们,你们的支持是我们更新的动力!

欢迎分享,转载请注明来源:聚客百科

原文地址: http://juke.outofmemory.cn/life/3777137.html

()
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-03
下一篇 2023-05-03

发表评论

登录后才能评论

评论列表(0条)

保存